Вернуться Форум Bashtel.RU > Разное > Компьютеры
Компьютеры Железо, программирование

Ответ
 
Опции темы Опции просмотра

SIMM 72 pin EDO DRAM или поиск альтернативн​ых решений
Старый 13.06.2011, 00:29   #1
Пользователь
 
Аватар для peredelkin
 
peredelkin вне форума
Регистрация: 13.08.2009
Адрес: Нефтекамск
Сообщений: 62
Отправить сообщение для peredelkin с помощью ICQ Отправить сообщение для peredelkin с помощью Skype™
Лампочка SIMM 72 pin EDO DRAM или поиск альтернативн​ых решений

Есть мать 5dhx,есть проц Pentium-S (как показал биос),есть PCI видеокарта на 1мб,есть даже чуть доработанный АТХ блок питания с АТ разъемами,есть запаска в виде Pentium-MMX,есть дажа ISA звуковая карта.в общем хочу из этого сделать файлопомойку-торрентокачалку-сервер.
Имеется всего 32мб озу.Мать поддерживает 512. Знаю как из нескольких одинаковых плашек небольшого объема сделать одну побольше...
тык:

Однако отсутствие доноров наталкивает только на одну мысль - использование более доступных микросхем:SDRAM или даже DDR.
Конечно контроллер не умеет юзать такую память.
Идеи есть?
SIMM 72 pin имеет 12 линий адреса (A0-A11) и 32 линии данных (DQ0-DQ31),а так же "стробы":RAS0-RAS3 и CAS0-CAS3.Ну и линия управления записью/чтением - WE.
Проблем с напряжением питания не будет,об этом даже не задумывайтесь
__________________
Талант, это то: когда делаешь то, что нравится, так, как умеешь,а получается великолепно, как говорят другие!
  Ответить с цитированием
 

Старый 13.06.2011, 12:30   #2
Маньяк форума
 
Аватар для BC3472
 
BC3472 вне форума
Регистрация: 10.10.2006
Адрес: Ufa Тариф:Свобода-30720
Сообщений: 5,209
Отправить сообщение для BC3472 с помощью ICQ Отправить сообщение для BC3472 с помощью AIM Отправить сообщение для BC3472 с помощью MSN Отправить сообщение для BC3472 с помощью Yahoo
По умолчанию

извращенец
__________________
  Ответить с цитированием
 

Старый 13.06.2011, 12:45   #3
Маньяк форума
 
Аватар для F0iL
 
F0iL вне форума
Регистрация: 19.05.2009
Адрес: Уфа
Сообщений: 6,299
По умолчанию

чето меня клинит.

Цитата:
Сообщение от peredelkin Посмотреть сообщение
SIMM 72 pin имеет 12 линий адреса (A0-A11) и 32 линии данных (DQ0-DQ31),а так же "стробы":RAS0-RAS3 и CAS0-CAS3.Ну и линия управления записью/чтением - WE.
12 линий адреса = 4K адресов
32 линии данных (32 бита в слове)
4 линии выбора ряда (то есть всего 16)
4 линии выбора строки (то есть тоже 16)
4096*32*16*16/8/1024/1024= 4 мегабайта.

остальное как адресуется?
__________________
Origin: ...почему люди бьются головой об стену? Биться об угол намного эффективнее!
Я не являюсь работником ОАО БИС и по всем связанным вопросам посылаю нафиг.

Последний раз редактировалось F0iL; 13.06.2011 в 15:07..
  Ответить с цитированием
 

Старый 13.06.2011, 13:37   #4
Пользователь
 
Аватар для peredelkin
 
peredelkin вне форума
Регистрация: 13.08.2009
Адрес: Нефтекамск
Сообщений: 62
Отправить сообщение для peredelkin с помощью ICQ Отправить сообщение для peredelkin с помощью Skype™
По умолчанию

адресация страничная
хз даже

Добавлено через 24 минуты
ну порыл даташиты на EDO - AS4LC4M16_05 - 4 MEG x 16 DRAM Extended Data Out
16 линй данных,т.е. таких микросхем должно быть две
я так понимаю,что они займут по одной линии CAS и RAS(например CAS 0 и RAS 0 ,если я правильно понимаю),а значит их количество может быть 32(16 по 2 микросхемы)? Оо

Добавлено через 25 минут
а линии данных,получается,будут параллельны (между парами микросхем)

Добавлено через 28 минут
по даташиту
Row Address A0-A11
Column Addressing A0-A9
и то она имеет неизвестные мне линии CASL и CASH

Добавлено через 31 минуту
Oo вот только 4Мх32 будет 16мб (если сравнивать с 2Мх32 - 8мб)
а сборочка из 32 микросхем будет иметь 256 мб
перебор
__________________
Талант, это то: когда делаешь то, что нравится, так, как умеешь,а получается великолепно, как говорят другие!

Последний раз редактировалось peredelkin; 13.06.2011 в 14:22.. Причина: Добавлено сообщение
  Ответить с цитированием
 

Старый 13.06.2011, 14:52   #5
Маньяк форума
 
Аватар для F0iL
 
F0iL вне форума
Регистрация: 19.05.2009
Адрес: Уфа
Сообщений: 6,299
По умолчанию

Цитата:
линии CASL и CASH
судя по названию - старший и младший байт, скорее всего.
__________________
Origin: ...почему люди бьются головой об стену? Биться об угол намного эффективнее!
Я не являюсь работником ОАО БИС и по всем связанным вопросам посылаю нафиг.
  Ответить с цитированием
 

Старый 13.06.2011, 23:51   #6
Пользователь
 
Аватар для peredelkin
 
peredelkin вне форума
Регистрация: 13.08.2009
Адрес: Нефтекамск
Сообщений: 62
Отправить сообщение для peredelkin с помощью ICQ Отправить сообщение для peredelkin с помощью Skype™
По умолчанию

блин,я так и не понял до конца,кажется,как сие работает

Добавлено через 2 минуты
LCAS(CASL) - Column Address Strobe for Lower Byte
UCAS(CASH) Column Address Strobe for Upper Byte
кстати

Добавлено через 3 минуты
из примечаний:
1. Byte Write may be executed with either UCAS or LCAS active.
2. Byte Read may be executed with either UCAS or LCAS active.
3. Only one CAS signal (UCAS or LCAS ) must be active
от дурдом
на плашке на 8мб такого нету
__________________
Талант, это то: когда делаешь то, что нравится, так, как умеешь,а получается великолепно, как говорят другие!

Последний раз редактировалось peredelkin; 13.06.2011 в 23:55.. Причина: Добавлено сообщение
  Ответить с цитированием
 

Старый 14.06.2011, 00:52   #7
Маньяк форума
 
Аватар для F0iL
 
F0iL вне форума
Регистрация: 19.05.2009
Адрес: Уфа
Сообщений: 6,299
По умолчанию

Цитата:
Сообщение от peredelkin Посмотреть сообщение
1. Byte Write may be executed with either UCAS or LCAS active.
2. Byte Read may be executed with either UCAS or LCAS active.
3. Only one CAS signal (UCAS or LCAS ) must be active
странная фигня. а сколько всего колонок там вообще получается?
и за сколько тактов идет обращение к ячейке?
__________________
Origin: ...почему люди бьются головой об стену? Биться об угол намного эффективнее!
Я не являюсь работником ОАО БИС и по всем связанным вопросам посылаю нафиг.
  Ответить с цитированием
 

Старый 14.06.2011, 03:03   #8
Пользователь
 
Аватар для peredelkin
 
peredelkin вне форума
Регистрация: 13.08.2009
Адрес: Нефтекамск
Сообщений: 62
Отправить сообщение для peredelkin с помощью ICQ Отправить сообщение для peredelkin с помощью Skype™
По умолчанию

Цитата:
и за сколько тактов идет обращение к ячейке?
я хрен его знает
Цитата:
странная фигня
из другого даташита,но там тоже 16 линий данных
у микросхем с 4мя или 8мью линиями данных такого нет
над думать как присобачить туды SDRAM или вовсе DDR
__________________
Талант, это то: когда делаешь то, что нравится, так, как умеешь,а получается великолепно, как говорят другие!
  Ответить с цитированием
 

Старый 14.06.2011, 07:26   #9
Старожил форума
 
Аватар для MAXTREMUM
 
MAXTREMUM вне форума
Регистрация: 19.03.2006
Сообщений: 2,189
По умолчанию

Добавлено через 10 минут
Цитата:
Сообщение от peredelkin Посмотреть сообщение
использование более доступных микросхем:SDRAM или даже DDR.
Конечно контроллер не умеет юзать такую память
Цитата:
Сообщение от peredelkin Посмотреть сообщение
наталкивает только на одну мысль
Тогда откуда такие мысли ?

Отсюда http://monitor.espec.ws/section5/printview123173.html ?

Последний раз редактировалось MAXTREMUM; 14.06.2011 в 07:46.. Причина: Добавлено сообщение
  Ответить с цитированием
 

Старый 14.06.2011, 11:15   #10
Пользователь
 
Аватар для peredelkin
 
peredelkin вне форума
Регистрация: 13.08.2009
Адрес: Нефтекамск
Сообщений: 62
Отправить сообщение для peredelkin с помощью ICQ Отправить сообщение для peredelkin с помощью Skype™
По умолчанию

не то все это

Добавлено через 46 минут
Хотя ради эксперимента можно попробовать подпаять DDR (HY5DU561622AT -H ),забив на "Bank Addres",от чего объем адресуемой памяти уменьшится в 4 раза ( BA0, BA1)
правда один фиг остаются некоторые линии и их много

тык:
LDQS/UDQS - Data Strobe: Output with read data, input with write data. Edge aligned with read data,centered in write data. Used to capture write data. For the x16,LDQS corresponds to the data on DQ0-Q7; UDQS corresponds to the data on DQ8-Q15.

CK и /CK - Clock: CK and /CK are differential clock inputs. All address and control input signals are sampled on the crossing of the positive edge of CK and negative edge of /CK.Output (read) data is referenced to the crossings of CK and /CK (both directions of crossing).

LDM/UDM - Input Data Mask: DM is an input mask signal for write data. Input data is masked when DM is sampled HIGH along with that input data during a WRITE access. DM is sampled on both edges of DQS. Although DM pins are input only, the DM loading matches the DQ and DQS loading. For the x16, LDM corresponds to the data on DQ0-Q7; UDM corresponds to the data on DQ8-Q15.

/CS -Chip Select : Enables or disables all inputs except CK, /CK, CKE, DQS and DM. All commands are masked when CS is registered high. CS provides for external bank selection on systems with multiple banks. CS is considered part of the command code.

CKE - Clock Enable: CKE HIGH activates, and CKE LOW deactivates internal clock signals, and device input buffers and output drivers. Taking CKE LOW provides PRECHARGE POWER DOWN and SELF REFRESH operation (all banks idle), or ACTIVE POWER DOWN (row ACTIVE in any bank). CKE is synchronous for POWER DOWN entry and exit, and for SELF REFRESH entry. CKE is asynchronous for SELF REFRESH exit, and for output disable. CKE must be maintained high throughout READ and WRITE accesses. Input buffers,excluding CK, /CK and CKE are disabled during POWER DOWN. Input buffers, excluding CKE are disabled during SELF REFRESH. CKE is an SSTL_2 input, but will detect an LVCMOS LOW level after Vdd is applied.

BA0 и BA1 - Bank Address Inputs: BA0 and BA1 define to which bank an ACTIVE, Read, Write or PRECHARGE command is being applied.


Добавлено через 51 минуту
короче оно работать не будет

Добавлено через 1 час 3 минуты
хотя на BA0 и BA1 можно подать сигнал от шифратора,сигналы на который будут подаваться от CAS0-CAS3,при этом на линии CAS самой микросхемы должен быть постоянно 0,если я правильно понимаю,или 1(немного запутался)

Добавлено через 1 час 4 минуты
линия RAS будет не тронута
__________________
Талант, это то: когда делаешь то, что нравится, так, как умеешь,а получается великолепно, как говорят другие!

Последний раз редактировалось peredelkin; 14.06.2011 в 12:20.. Причина: Добавлено сообщение
  Ответить с цитированием
 

Старый 14.06.2011, 16:15   #11
Маньяк форума
 
Аватар для F0iL
 
F0iL вне форума
Регистрация: 19.05.2009
Адрес: Уфа
Сообщений: 6,299
По умолчанию

Цитата:
Сообщение от peredelkin Посмотреть сообщение
хотя на BA0 и BA1 можно подать сигнал от шифратора,сигналы на который будут подаваться от CAS0-CAS3,при этом на линии CAS самой микросхемы должен быть постоянно 0,если я правильно понимаю,или 1(немного запутался)
ты на чем шифратор такой собрался делать, чтобы он еще с нужными задержками смог работать?
__________________
Origin: ...почему люди бьются головой об стену? Биться об угол намного эффективнее!
Я не являюсь работником ОАО БИС и по всем связанным вопросам посылаю нафиг.
  Ответить с цитированием
 

Старый 14.06.2011, 17:43   #12
Пользователь
 
Аватар для peredelkin
 
peredelkin вне форума
Регистрация: 13.08.2009
Адрес: Нефтекамск
Сообщений: 62
Отправить сообщение для peredelkin с помощью ICQ Отправить сообщение для peredelkin с помощью Skype™
По умолчанию

а задержки тут вовсе не причем,это всего лишь шифратор и не более
как подадут на него сигнал - так он и выдаст,с задержкой или без
p.s. надыбал еще пару планок по 8мб,теперь из 4х планок по 8мб могу сделать одну на 32мб или две по 16мб

Добавлено через 16 минут
разве что про совместимость задержек между разными типами памяти

Добавлено через 3 часа 21 минуту
Цитата:
при этом на линии CAS самой микросхемы должен быть постоянно 0,если я правильно понимаю,или 1(немного запутался)
нифига так работать не будет
над сначала по-мониторить сигналы на озу
хотя CAS для всей микросхемы можно взять от 4-ИЛИ,входы которого подключены к CAS0-CAS3,вот только они скорее всего перекрывают друг друга,но может заработать на исключающее или с 4мя входами
так что остается искать только симмки с небольшим количеством микросхем на плате
p.s. 12 линий адреса = 4K адресов - это только RAS или только CAS, т.е. полная матрица 4К*4К=16М
p.p.s. звоните санитарам.я понял что за LCAS и UCAS ,это ,к примеру,CAS0 и CAS1,т.е. CAS0 подключается к LCAS,а CAS1 к UCAS 0 это для 16ти битных модулей (нашел даташит на имеющуюся у меня 16ти битную микросхему озу)
Однако по DDR ничего нет еще
__________________
Талант, это то: когда делаешь то, что нравится, так, как умеешь,а получается великолепно, как говорят другие!

Последний раз редактировалось peredelkin; 15.06.2011 в 19:49.. Причина: Добавлено сообщение
  Ответить с цитированием
 

Старый 16.06.2011, 18:08   #13
Пользователь
 
Аватар для peredelkin
 
peredelkin вне форума
Регистрация: 13.08.2009
Адрес: Нефтекамск
Сообщений: 62
Отправить сообщение для peredelkin с помощью ICQ Отправить сообщение для peredelkin с помощью Skype™
По умолчанию

Цитата:
хотя на BA0 и BA1 можно подать сигнал от шифратора,сигналы на который будут подаваться от CAS0-CAS3
и так тоже работать не будет,ибо нужно будет исключить пропадание сигнала,ибо CAS задействована в задании адреса
делема
над искать микросхемы 1М х16 что-ли.на них хоть на 32мб плашку можно соорудить,ток понадобится 16 микросхем

Добавлено через 7 минут
в принципе зафиксировать сигнал с энкодера можно регистром,вот только непонятно откуда брать сигнал для регистра

Добавлено через 1 час 9 минут
короче удаляйте сей бред,ибо идей нету
__________________
Талант, это то: когда делаешь то, что нравится, так, как умеешь,а получается великолепно, как говорят другие!

Последний раз редактировалось peredelkin; 16.06.2011 в 19:17.. Причина: Добавлено сообщение
  Ответить с цитированием
 
Ответ


Опции темы
Опции просмотра

Ваши права в разделе
Вы не можете создавать новые темы
Вы не можете отвечать в темах
Вы не можете прикреплять вложения
Вы не можете редактировать свои сообщения

BB коды Вкл.
Смайлы Вкл.
[IMG] код Вкл.
HTML код Выкл.

Быстрый переход

Похожие темы
Тема Автор Раздел Ответов Последнее сообщение
Профилактиче​ские работы. Республика. (АТС - 7) Айнурыч Новости 0 10.11.2009 22:07
(Рэп) Cunninlyngui​sts - Will Rap For Food (2001) Madlib Музыка 6 17.11.2008 19:41
Будущее процессоров – память DRAM News Игромания 0 19.06.2008 10:10
Требуется помощь в решении задачи gimler Радиоэлектроника 4 06.01.2008 21:04
Рынок DRAM – из крайности в крайность admin Игромания 0 12.12.2007 18:20



Текущее время: 01:47. Часовой пояс GMT +3.


vBulletin skin developed by: eXtremepixels
Powered by vBulletin® Version 3.8.4
Copyright ©2000 - 2022, Jelsoft Enterprises Ltd. Перевод: zCarot
top of page